Как поставить плис altera вместо плис 5576хс4т
Перейти к содержимому

Как поставить плис altera вместо плис 5576хс4т

  • автор:

ПЛИС — мои первые шаги

Недавно я все-таки сделал свой первый шаг к ПЛИС и призвал вас за собой. Мое фанатическое увлечение ПЛИС и идея о том, что ПЛИС является лучшей платформой для создания любых устройств приобрела религиозный характер. Моя секта ПЛИСоводов проповедует полный отказ от микроконтроллеров, а особо экстремистская ветвь проповедует отказ не только от софт процессоров, но и вообще от последовательных вычислений!

Как всегда, постижению истин помогло решение реальных задач. В сегодняшней проповеди я хотел бы рассказать об испытаниях, которые выпадают на долю молодого ПЛИСовода. Преодолевая испытания мы постигаем истину. Но остаются вопросы, на которые я не нашел ответов. Поэтому я бы очень хотел, чтобы братья-хабровчане — ПЛИСоводы с опытом, поучаствовали в обсуждении, протянули руку помощи своим младшим собратьям.

Эта статья для новичков. В ней я опишу типичные проблемы, вопросы, заблуждения, ошибки, которые могут появиться в самом начале обучения (потому что они появились у меня). Однако, контекст статьи ограничен тем, что разработка ведется на ПЛИС от Altera в среде Quartus на языке Verilog.

Трудно жить ничего не делая, но мы не боимся трудностей!

Одна из причин, по которой многие не начинают изучать Verilog вот прямо сейчас — это отсутствие реальной ПЛИС. Кто-то не может заказать, потому что дорого, а кто-то потому, что не знает, что именно взять (вопрос выбора рассмотрен в предыдущей статье). Кому-то ПЛИС пока еще едет по почте.

Но в своих разработках я пришел к тому, что наличие реальной ПЛИС мне требуется уже на финальном этапе разработки, когда нужно протестировать проект «в железе». Речь о том, что бóльшую часть времени я провожу в отладке своего кода с помощью симуляторов.

Поэтому мой совет: отсутствие ПЛИС — это не повод бездействовать. Пишите и отлаживайте модули для ПЛИС в симуляторах!

Симулятор для Verilog

Итак, чем же развлечь себя скучными длинными рабочими днями (если они таковыми являются)? Конечно же освоеним ПЛИС! Но как же затащить на работу целую среду разработки от Altera, если она весит 3 ежемесячных рабочих лимита интернета? Можно принести на флешке! Но если предметом изучения является Verilog, то можно ограничиться блокнотом, компилятором IcarusVerilog, а результат смотреть в GTK Wave.

Попробовать прямо сейчас

Для начала работы в среде Windows, достаточно скачать по ссылке http://bleyer.org/icarus/ файл установки iverilog-20130827_setup.exe (development snapshot) [11.2MB]

Установка трудностей не вызывает. Теперь немного забежим вперед: создадим папку для проекта и в ней пару файлов с пока что не понятным содержимым:

Файл-модуль с кодом для тестирования модулей — bench.v

`timescale 1ns / 100 ps module testbench(); reg clk; initial begin $display("start"); $dumpfile("test.vcd"); $dumpvars(0,testbench); clk 

В файле bench.v описан тестовый модуль testbench, в нем создан тестовый источник сигнала clk (меандр). Другие модули будут создаваться в отдельных файлах, либо логику можно протестировать сначала в этом модуле, а потом вынести в отдельный модуль. Потом в модуль testbench будут добавляться экземпляры этих модулей, где мы будем подавать на их входы тестовые сигналы и получать из них результаты. Из модулей мы можем строить иерархию, думаю это понятно всем.

BAT Файл, который скомпилирует и просимулирует главный модуль, добавив другие модули из текущей папки - makev.bat

iverilog -o test -I./ -y./ bench.v vvp test pause

После запуска этого файла мы увидим на экране текст, заданный в $display (это отладочный вывод), значение же сигналов и регистров схемы будут находиться в файле test.vcd. Кликаем по файлу и выбираем программу для просмотра — GTKWave (в моем случае D:\iverilog\gtkwave\bin\gtkwave.exe). Еще пару кликов и мы увидим наш clk.

Практически, каждый свой новый модуль я создаю в блокноте и отлаживаю IcarusVerilog. Следующим этапом после такой отладки идет проверка модулей в Quartus. Хотя в Quartus тоже есть свой симулятор, но я его использую реже. Причина в простоте обновления кода и просмотра результата в IcarusVerilog: сохранил изменения в файле, запустил BAT, нажал кнопку «обновить» в GTKWave — все! В ModelSim для этого требуется чуть больше движений, но он тоже не плох, особенно на данных сложных структур.

После симуляции наступает пора запуска Quartus. Но загружать прошивку в ПЛИС пока еще рано. Нужно убедиться, что божественная вычислительная машина правильно поняла, какую схему мы хотим получить, изложив свои мысли в виде Verilog'а.

Разница между симуляцией и работой в реальном железе

Первое время я, подобно слепому котенку, бился головой об косяки. Казалось бы правильный код, не работает совсем, либо работает не так, как предполагаешь. Либо вот только что работал, а теперь внезапно перестал!

Пытливый котенок, начинает искать взаимосвязь между своими действиями и результатом («голубиное суеверием»).

Самая большая драма

Ниже будет список странностей, но сначала самая большая драма, с которой я столкнулся: не все конструкции Verilog могут быть синтезированы в железе. Это связано с тем, что на Verilog описывается не только аппаратная логика, которая объединяется в модули и работает в железе. На том же Verilog описываются тестовые модули, которые объединяют тестируемые модули, подают на их входы тестовые сигналы и в целом существуют только для проверки на компьютере. Изменение значений сигналов во времени задается конструкциями, содержащим знак "#" в тексте Verilog. Такой знак означает задержку во времени. В примере выше именно так генерируется сигнал CLK. И я грешным делом думал, что таким же образом внутри настоящей ПЛИС можно генерировать, к примеру, последовательность бит для отправки сообщения по RS232. Ведь на вход ПЛИС подан сигнал от генератора 50 МГц! Может быть она как-то на него ориентируется. Как оказалось, я не единственный, кто надеялся на чудо: 1, 2, 3, 4, 5. Реальность как всегда оказывается более суровой: ПЛИС это набор логики и временная задержка в ней может появиться при использовании счетчика, значение которого увеличивается тактами от генератора до заданной величины, либо как-то иначе (но всегда аппаратно).

Список найденных странностей

Удивительные вещи, однако, прочтение книг [1,2] проливает свет на эту бесовщину. Более того, обретается благодать.

Если обозначить reg, то не факт, что он будет создан

Как я пришел к проблеме? Допустим есть один модуль, на вход которого я должен подавать значение (по типу параметра). В перспективе, этот параметр должен будет изменяться во времени в зависимости от каких-то внешних событий. Поэтому значение должно хранится в регистре (reg). Но реализация приема внешних событий пока не реализована, поэтому я регистр не меняю, а просто задаю ему изначальное значение, которое в дальнейшем не меняется.

//задаю 8 битный регистр reg [7:0] val; //инициирую его значением initial val  

Казалось бы в чем подвох? В императивных ЯП мы часто задаем переменные в качестве констант и потом ни разу их не меняем и все работает. Что же мы видим в железе?

Во-первых, мы не видим регистра. Во-вторых, на вход модуля подано 8'hFF вместо наших 8'd0240! И этого уже достаточно для того, чтобы схема заработала не так, как мы планировали. То, что регистра нет — это нормально. В Verilog можно описывать логику разными способами, в то же время, синтезатор всегда оптимизирует аппаратную реализацию. Даже если написать блок always и в нем работать с регистрами, но при этом выходное значение всегда будет определяться входными, то применение регистра тут окажется лишним и синтезатор его не поставит. И наоборот, если при каких то значениях входных данных выходное значение не меняется, то тут никак не обойтись без регистра-защелки и синтезатор его создаст. (Книга 1 стр. 88-89). Что из этого следует? Если мы начнем менять значение регистра, например, в зависимости от нажатии кнопок, то геристр уже будет создан и все будет работать так, как нужно. Если же окажется, что кнопки ничего не меняют, то синтезатор его опять же выкинет и опять все поломается. Что же делать с константой? Нужно подать ее напрямую на вход модуля:

bbox bb_01(.in_data(8'd0240), .out_data(out_data));

Теперь на входе модуля мы имеем правильное значение:

Остается загадкой, почему при сокращении регистра, его значение в initial не подставляется на вход модуля.

Размерность wire лучше задавать самому.

При разработке в среде Quartus, допускается не задавать линии wire заранее. В этом случае они будут созданы автоматически, но об этом будет выдано предупреждение (warning). Проблема заключается в том, что разрядность wire будет 1-бит, а если порты будут иметь разрядность больше 1 бита, то значение не будет передано.

bbox bb_01(.in_data(8'd0240), .out_data(int_data)); other_bbox bb_02(.in_data(int_data), .out_data(out_data));

Предупреждение

Warning (10236): Verilog HDL Implicit Net warning at test.v(15): created implicit net for "int_data"

Результат:

Как видим, один бит подключен, а остальные 7 бит получаются не подключены (NC). Чтобы такой проблемы не было — нужно создать wire самостоятельно. Не зря компилятор IcarusVerilog выдает не warning, а ошибку, если wire не задан заранее.

wire [7:0] int_data; bbox bb_01(.in_data(8'd0240), .out_data(int_data)); other_bbox bb_02(.in_data(int_data), .out_data(out_data));

Компьютер не будет лазать по модулям, смотреть, какая разрядность портов. К тому же, разрядность может оказаться разной, а на вход модуля или с выхода берутся не все биты, а какие-то определенные.

Нельзя использовать выход логической функции, в качестве тактового сигнала

Иногда в проекте требуется снизить тактовую частоту, либо ввести временную задержку в N тактов. Новичёк может применить счетчик и дополнительную схему определения достижения счетчиком определенного значения (схема сравнения). Однако, если напрямую использовать выход со схемы сравнения в качестве тактового, то могут возникнуть проблемы. Это связано с тем, что логической схеме требуется некоторое время для установки стабильного значения на выходе. Эта задержка смещает фронт сигнала, проходящего через разные части логической схемы относительно тактового, в итоге получаются гонки, метастабильность, асинхронщина. Даже довелось однажды услышать реплику об этом в качестве критики ПЛИС: «с ПЛИС постоянные проблемы — гонки сигналов».

то становится ясно, каким образом разрабатываются устройства на ПЛИС: вся задача делится на аппаратные блоки, а данные между ними движутся по конвеерам, синхронно защелкиваясь в регистрах по тактовому сигналу. Таким образом, зная общую тактовую частоту, синтезатор рассчитывает максимальную частоту работы всех комбинаторных схем, определяет, укладывается ли их скорость к период такта и делает вывод — будет или не будет работать схема в ПЛИС. Все это происходит на этапе синтеза. Если схемы укладываются в параметры, то можно прошивать ПЛИС.

Для полного понимания, стоит прочитать Altera handbook на предмет «clock domains», а так же разобраться с тем, как задавать параметры рассчета TimeQuest для проекта.

Таким образом, для разработчиков устройств на базе ПЛИС созданы все необходимые методологии, и если их придерживаться, то проблем не будет.

А что, если я хочу пойти против системы?

Порядок разработки и поведение синтезатора схем подводит нас к выводу о том, что же такое ПЛИС на аппаратном уровне. Это синхронные схемы. Поэтому, среди целей синтезатора — уложиться во временные интервалы. Для этого он, к примеру, упрощает логические выражения, выбрасывает из синтеза части схем, которые не используются другими схемами и не привязаны к физическим выводам ПЛИС. Асинхронные решения и аналоговые трюки не приветствуются, потому что их работа может быть непредсказуемой и зависеть от чего угодно (напряжение, температура, техпроцесс, партия, поколение ПЛИС), а поэтому не дает гарантированного, повторяемого, переносимого результата. А всем же нужен стабильный результат и общие подходы к проектированию!

Но что же делать, если вы не согласны с мнением синтезатора о том, что нужно выкидывать неизменяемые регистры, сокращать логические схемы? Как быть, если хотите делать схемы с асинхронной логикой? Нужна тонкая настройка? А может быть вы сами хотите собрать схему на низкоуровневых компонентах ПЛИС? Легко! Спасибо разработчикам Altera за такую возможность и подробную документацию!

Как это сделать? Можно попробовать графический редактор схем. Вы, возможно, слышали о том, что Quartus позволяет рисовать схемы? Можно самому выбрать стандартные блоки и соединить их. Но это не решение! Даже нарисованная схема будет оптимизирована синтезатором, если на это будет возможность.

В итоге мы приходим к старой истине: если ничего не помогает — прочитайте инструкцию. А именно «Altera Handbook» часть под названием «Quartus II Synthesis Options».

Начнем с того, что описывая архитектуру на Verilog определенным образом, можно получить определенный результат. Вот примеры кода для получения синхронного и асинхронного RS триггера:

//модуль синхронного RS триггера module rs(clk, r, s, q); input wire clk, r,s; output reg q; always @(posedge clk) begin if (r) begin q 

В этом случае получится синхронный триггер.

Если не брать во внимание тактовый сигнал и переключаться в зависимости от любых изменений r и s, то в результате получится элемент с асинхронной установной значений — защелка (latch).

//пример модуль асинхронного RS триггера module ModuleTester(clk, r, s, q); input wire clk, r,s; output reg q; always @(r or s) begin if (r) begin q 

Но можно пойти еще дальше и самому создать защелку из примитива (примитивы доступны так же, как любой другой модуль Verilog):

module ModuleTester(clk, r, s, q); input wire clk, r,s; output reg q; DLATCH lt(.q(q), .clrn(~r), .prn(~s)); endmodule

В итоге, весь «обвес» на входе защелки, который синтезатор посчитал ненужным, исчезнет и мы получим именно то, что хотели:

Список существующих примитивов можно посмотреть на сайте Altera.

А теперь небольшой пример про асинхронность и сокращение. Задумал я, к примеру, сделать генератор по тому же принципу, как это было принято делать раньше, но только на ПЛИС:

Но для увеличения периода я возьму 4 элемента, но только один из них будет с инверсией:

module ModuleTester(q); output wire q; wire a,b,c,d; assign a = b; assign b = c; assign c = d; assign d = ~a; assign q = a; endmodule

Но получается сокращение (1 элемент, вместо четырех). Что логично. Но мы то задумывали линию задержки.

Но если поставить синтезатору условие, что линии a,b,c,d не сокращать, то получится то, что мы задумали. Для подсказки синтезатору применяются директивы. Один из способов указания — это текст в комментарии:

module ModuleTester(q); output wire q; wire a,b,c,d /* synthesis keep */; // ^^^--- это директива для синтезатора assign a = b; assign b = c; assign c = d; assign d = ~a; assign q = a; endmodule

А вот и результат — цепочка из четырех элементов:

И это далеко не все! Оставлю на радость самостоятельного изучения: работу с case и директиву для реализации его в качестве RAM/ROM или логической схемой; работу со встроенными блоками памяти (RAM/ROM); выбор реализации умножения — аппаратным умножителем или логической схемой.

Выводы

Цитируя статью, хочу сказать, что «ПЛИС-ы / FPGA — не процессоры, «программируя» ПЛИС (заполняя конфигурационную память ПЛИС-а) вы создаете электронную схему (хардвер), в то время как при программировании процессора (фиксированного хардвера) вы подсовываете ему цепочку написанных в память последовательных инструкций программы (софтвер)».

Причем, как бы мне изначально не хотелось сильно не привязываться к конкретной железяке, но иногда, чтобы более эффективно и экономно использовать ресурсы, приходится работать на низком уровне. Часто этого можно избежать, если правильно разрабатывать синхронные схемы. Однако совсем забыть, что это железо — не получается.

Еще хочу сказать, что фанатизма и максимализма со временем поубавилось. Сначала я стремился все действия и рассчеты на ПЛИС выполнять за один такт, потому что ПЛИС это позволяет. Однако, это требуется далеко не всегда. Вычислительные ядра софт процессоров мне пока не довелось использовать, однако применение state machines для работы по определенному алгоритму — стало нормой. Вычисления не за 1 такт, временные задержки в несколько тактов из за применения конвееров — это норма.

Книги, которые мне очень помогли

1. В.В. Соловьев — Основы языка проектирования цифровой аппаратуры Verilog. 2014
2. Altera: Quartus II Handbook
3. Altera: Advanced Synthesis Cookbook
4. Altera: Designing with Low-Level Primitives

Статьи по тематике ПЛИС, Altera и Verilog
PS

Спасибо всем, кто прочитал до этого места. Надеюсь, что что с этой статьей принцип работы и использования ПЛИС станет хотя бы немного ближе и понятнее. А в качестве примера применения в реальном проекте, я готовлю к выпуску на этой неделе еще одну статью. Проект Функциональный DDS rенератор на ПЛИС

  • Программирование
  • FPGA
  • Программирование микроконтроллеров

5576ХС4Т

5576ХС4Т
Микросхема 5576ХС4Т представляет собой программируемую логическую интегральную схему (ПЛИС) изготовленную по КМОП-технологии с возможностью многократного перепрограммирования и изменения конфигурации.
ПЛИС 5576ХС4Т предназначена для применения в изделиях, требующих нестандартных схемотехнических решений при разработке оригинальной аппаратуры и представляет собой матрицу произвольно коммутируемых эквивалентных вентилей.
Имеет встроенную систему конфигурирования, обеспечивающую многократное перепрограммирование посредством внешних конфигурационных устройств и режим последовательной или параллельной загрузки конфигурации через специальный загрузочный порт.
Предназначена для использования в цифровых интегральных модулях средств связи, для управления бортовым комплексом радиосвязи летательных аппаратов, приёма, обработки и передачи речевой и телекодовой информации и в другом радиоэлектронном оборудовании специального назначения.
Кроме того, может быть использованы в системах управления, обнаружения и пеленгации, обработки видеоизображений, мультипроцессорных средствах вычислительной техники, радио- и звуколокации, при создании аппаратуры специального назначения с высокими технико-экономическими показателями.
Микросхема 5576ХС4Т выпускается в планарном 256-выводном металлокерамическом корпусе с разнонаправленными жёсткими выводами для монтажа на печатную плату.
Маркировка микросхемы и схема соединения электродов с выводами указывается на корпусе.
Тип корпуса: 4244.256-3.
Выпускается с категорией качества «ВП».
Технические условия:
- приёмка «5» - АЕЯР.431260.734ТУ.
Функционально совместима с микросхемой EPF10K200S(E) фирмы Altera.
Для проектирования используется САПР фирмы Altera − MAX+PLUS II или Quartus II.

Гарантийные обязательства микросхемы 5576ХС4Т:
Изготовитель гарантирует соответствие качества микросхемы требованиям технических условий АЕЯР.431260.734ТУ при соблюдении потребителем условий и правил хранения, транспортирования, монтажа и условий эксплуатации, установленных ТУ.
Гарантийный срок хранения 25 лет со дня приёмки заказчиком.
Минимальная наработка:
- 100000 часов - в режимах и условиях, допускаемых ТУ;
- 120000 часов - в облегчённом режиме.
Гарантийная наработка исчисляется в пределах гарантийного срока хранения.

Основные технические и эксплуатационные характеристики ПЛИС 5576ХС4Т:
● типовая логическая ёмкость, вентилей . 200000;
● количество логических элементов . 9984;
● количество логических блоков . 1248;
● объем встроенной памяти, бит . 98304;
● количество триггеров . 10155;
● количество пользовательских выводов . 171;
● напряжение питания ядра . 1,8 ±10% В;
● ток потребления ядра, не более . 20 мА;
● напряжение питания периферии . 3,3 ±0,3 В;
● встроенная система конфигурирования, обеспечивающая многократное перепрограммирование;
● программируемый режим верификации конфигурационной памяти без выхода и рабочего состояния;
● режим последовательной и параллельной загрузки конфигурации ПЛИС по специальному загрузочному порту;
● для конфигурирования рекомендуется использовать ПЗУ 5576РС1У;
● диапазон рабочих температур от минус 60 до +125 °С.

  • Характеристики
  • Задать вопрос
  • Предприятие ВПК России

Характеристики

В наличии Нет
Тех. характеристики /pdf/mikroskhema/5576xc4t.pdf

О Воронежских ПЛИС

��32.4 K 01:56 - 4/Июн/22 nabbla (1 год 10 месяцев)

Об Эльбрусах и Байкалах разговоров много, а о ПЛИС как-то молчок. А между тем, их у нас делают, причём именно на территории России. Уже имел дело с 5576ХС4Т1 и 5578ТС104, листал ТУ на их "соседей", попытаюсь в общих чертах описать, что за зверь такой.

Изготовителем считается ВЗПП-С, Воронежский Завод Полупроводниковых Приборов - Сборка. Но как указывает последнее слово, завод этот занимается в первую очередь корпусированием кристаллов и отгрузкой готовой продукции. Изготовитель кристаллов: зеленоградский Микрон.

Злые языки говорят, что мы просто купили в своё время лицензию на старые, снятые с производства Альтеровские ПЛИС, и теперь бездумно их клепаем у себя. Доля правды в этом есть, но если присмотреться, всё немного не так!

5576ХС4Т1 в пластиковом корпусе на отладочной плате:

Отладочная плата для ХС4

Флэш-конфигуратор зато в металлокерамике, всё как положено. Хотя в космос ему нельзя, туда однократно-программируемый нужен, флэш-память очень уязвима. Сама 5576ХС4Т бывает в металлокерамике, а бывает и в пластике, как здесь.

Эта ПЛИС, прямо согласно ТУ, является функциональным аналогом Altera Flex10ke, на 9984 логических элемента (ЛЭ), с 24 блоками внутренней памяти (БВП, они же EAB, Embedded Array Block) по 512 байт каждый.

Чтобы её "прошить", прямым текстом просят скачать Quartus II версии НЕ ВЫШЕ 9.0 sp2, поскольку начиная с 9.1 поддержка серии Flex10k прекращается. Нужно выбрать device: EPF10K200SRC240-3. И когда проект будет написан и отсинтезирован, его можно будет закачать НАПРЯМУЮ, прямо "не выходя из Квартуса". Разве что ноги надо назначать согласно таблицы из ТО.

Так что да, на самый первый взгляд это точный клон. Вот только питающие напряжения не совпадают! У Flex10ke ядро питается от 2,5 вольт, а у 5576ХС4Т: от 1,8 вольт. И это даёт свой результат: если посмотреть на формулу для расчёта потребления, там есть коэффициент K, в мкА/МГц, и он в Flex10ke и 5576ХС4Т отличается ЗНАЧИТЕЛЬНО, наша ПЛИС, как ни странно, более "холодная". И могу это подтвердить: сколько я её не ковырял, больше 300 мА потребление ВСЕЙ ПЛАТЫ никогда не шло, и на ощупь она всегда остаётся холодной.

Далее, у нашей ПЛИС, в сравнении с "оригиналом", расширенные возможности ввода-вывода: добавлена "подтяжка к земле", "подтяжка к VCC" и Bus-Hold (если с шины "все ушли", сохранить последнее значение, не позволить ей висеть в воздухе, т.к в таком режиме у КМОП-входов начинаются сквозные токи, нехорошо). Это заметно уже при включении ПЛИС: у "оригинала" просто все ножки повисали в воздухе, а здесь подтягиваются к VCC. Мне сразу вспоминалась приборная панель автомобиля, где при повороте ключа зажигания для начала вспыхивают все табло, "проверить, что лампочки не перегорели". Впрочем, мои соседи умудрялись себе прибор спалить из-за такого поведения, надо это иметь в виду, когда схему проектируешь. А чтобы сконфигурировать дополнительные возможности, одним Квартусом уже не обойдёшься, нужно купить комплект программ от КТЦ Электроника и "скормить" им выходной бинарный файл Квартуса, и уже отметить всё что нужно.

Ещё из нововведений: режимы Verification и Scrubbing. Первый непрерывно гоняет конфигурационную ПЗУ и проверяет, по-прежнему ли прошивка ПЛИС соответствует тому, что лежало в ПЗУ. Второй не просто проверяет, но и "перезаписывает" сбойные места, прямо на лету. И то, и другое, видимо, предназначается для работы в условиях космических лучей, чтобы при сбоях ячеек статической памяти восстановить функционирование. Честно говоря, так до сих пор не довелось проверить это "в деле", да и конкретно 5576ХС4Т не такая уж стойкая: дозу она воспримет неплохую, но защита от ТЗЧ в ТУ "не нормирована", что вынуждает ставить отдельно защиту от тиристорного эффекта. Я очень скептично к ней относился, разве ж можно почувствовать, что из 9984 ЛЭ один вдруг "защёлкнулся"? Оказывается, можно, по крайней мере, на испытаниях оно срабатывало.

Так что о бездумном копировании говорить не приходится. Уже на этой ПЛИС был опробован переход на другой техпроцесс (сниженное напряжение и энергопотребление) и добавление некоторых "пряников". До сих пор не понимаю, как при этом удалось оставить бинарную совместимость в плане прошивки, возможно, нашли незадействованные "заделы", и, наконец, применили. При этом возникла ещё одна странность, характерная именно для 5576ХС4Т: в режиме конфигурирования она невосприимчива к JTAG'у. Немножко седых волос добавило: только начал с этой отладочной платой разбираться, подключил JTAG, увидел два устройства в цепочке (ПЛИС и конф. ПЗУ), но ни одно прошиваться не желает, ругается последними словами. Как оказалось, ПЛИС будет прошиваться, только если из ПЗУ в неё загрузим хоть ЧТО-НИБУДЬ, а вот при пустой ПЗУ она застревает в какой-то прострации. А для ПЗУшки нужно было конвертировать файл под EPC4.

Все последующие ПЛИС отличаются уже сильнее, и бинарной совместимости не имеют, там без преобразования в специальной программе не обойдёшься.

5576ХС6Т: дофига радстойкая, как по дозе, так и по ТЗЧ. Но размер поменьше, 2880 ЛЭ и 5 килобайт внутренней памяти.

5576ХС7Т ещё мельче, 1728 ЛЭ и 3 килобайта памяти, и содержит внутри себя конфигурационную однократно программируемую ПЗУ. Сценарий такой: поначалу отлаживаемся по JTAGу, каждый раз теряя "прошивку" после пропадания питания, а как только доведём прошивку до ума - поставим её "насовсем". Такого в серии Flex10ke точно нет! Разве что MAX3000 в чём-то похож, но MAX это всёж CPLD на макроблоках, не тот калибр. Впрочем, есть у 5576ХС7Т подлянка: нельзя инициализировать блоки внутренней памяти! В других ПЛИС можно, чтобы после конфигурации в памяти лежали заранее заданные нами значения, которые мы описали в файлах .mif (Memory Initialization File) или .hex, а здесь, увы и ах - будет лежать мусор.

На этом серия 5576 заканчивается, и начинается "новое поколение", ПЛИС 5578ТСxxx.

Я присматривался к 5578ТС034, улучшенный аналог 5576ХС7Т: 4992 ЛЭ и 6 килобайт памяти (если не ошибаюсь. Помню, что "половинка от ХС4Т") с однократным программированием. Увы, здесь сохранилась нехорошая особенность, нельзя инициализировать память. Для меня это было принципиально: я для этих ПЛИС разработал микроядро QuatCore, сокращённо от Quaternion Core, заточенное под задачи технического зрения и ориентации в пространстве с помощью кватернионов. И мне нужно было, чтобы в одних блоках памяти сразу же оказался код, а в других - начальные значения всех переменных. Лишишься этого - придётся некий "бутлоадер" ковырять и подключать ПЗУ снаружи, некрасиво это.

О некоторых ничего толком сказать не могу, например, 5578ТС014 или 5578ТС024.

Ну а самые тяжеловесы - это 5578ТС064, 5578ТС084, 5578ТС094, 5578ТС104. Это уже функциональный аналог Altera Cyclone III, произведённые по техпроцессу 90 нм. Напряжения: 2,5 вольта периферия, 1,2 вольта ядро. По логической ёмкости, самая крупная, как это ни странно, ТС064, под 56 тысяч ЛЭ и свыше 2 МБит внутренней памяти, полторы сотни аппаратных умножителей 18х18 (DSP-Блоки) и 4 блока ФАПЧ (PLL). Плюс к тому, отдельные ножки теперь можно конфигурировать в LVDS.

Из этих 4, 5578ТС104 выделяется "толерантностью к 3,3 вольтам", то есть при напряжении периферии 2,5 вольта, можно подавать 3,3-вольтовые сигналы без страха её спалить. Потрохов чуточку меньше: 39600 ЛЭ, 1,134 МБит внутренней памяти, 126 перемножителей.

5578ТС104 в естественной среде обитания

Судя по обилию операций, которые надо сделать, чтобы с ней работать, она ещё дальше ушла от оригинала. Тайминги не совпадают, и, как это ни удивительно, местами они ЛУЧШЕ. Чтобы узнать, может ли наш проект корректно работать на заданной тактовой частоте, нужно подключить специальный TCL-скрипт, который "подправит" задержки распространения, прописанные для Cyclone III. Иногда может отличаться "роутинг", некоторые пути, возможные в Cyclone III, не получается "развести" по ТС104. Так что и здесь нужно отдельную программку запускать, с романтическим названием verify_routing. К сожалению, они не очень подробно сформулировали "алгоритм действий", забыли сказать, что после неудачного результата надо УДАЛИТЬ файлик .rcf, и только после этого запускать синтез с новым значением seed. Ещё и ФАПЧ реализована по-своему, нужно смотреть специфику.

Слабое место этой ПЛИС: конфигурационное ПЗУ аж на 24 МБита. Его должен был делать Миландр, но чего-то запаздывает. Самое интересное, по моим предварительным изысканиям, все 24 МБита здесь и не нужны, хватило бы чуть больше 8, и это при несжатом битстриме. Использовать сжатый она, похоже, не умеет, или программистам лень было реализовывать операцию по сжатию, этого пока не знаю, буду выяснять.

Выводы

Работать с этими ПЛИС вполне можно, документация довольно неплохая, впрочем, хитростей всё равно хватает.

Плохо ли то, что они являются функциональными аналогами Altera Flex10k и Cyclone III? А почему бы и нет. Даже такая вот "миграция" получается довольно нервной, а если ещё человека заставить сидеть в совершенно другой среде разработки, с другими библиотечными компонентами, без понимания, как писать модули, чтобы они ложились "компактно" в данную ПЛИС - мало кто это вынесет. Прямой копией, как видно, они не являются, и чем дальше - тем сильнее они "уходят" в сторону. Видно, что у нас есть специалисты, которые очень глубоко разобрались во "внутреннем устройстве" альтеровских ПЛИС и всех генерируемых файлах, иначе даже малейших изменений они внести бы не смогли.

Насколько эти ПЛИС "древние"? Да нормально, Cyclone III ещё из употребления не вышел, используется вовсю. Компоненты для космической техники всегда "отстают от моды", да и не очень хочется излишне тонкие техпроцессы там использовать, одна случайно залетевшая тяжёлая частица устроит погром!

При грамотном проектировании, на таких ПЛИС можно горы свернуть!

ПЛИС — мои первые шаги

Спасибо, интересно! Пишите еще. Интересно было бы если еще про отечественные побольше информации было и проектов для начинающих (только не мигание светодиодом).
И отдельно интересно было бы почитать про процессор с мультиклеточной архитектурой и его реальное применение.

Всего голосов 2: ↑2 и ↓0 +2
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Просто считайте, что отечественных ПЛИС нет. Так проще и соответствует реальной картине мира на 99.9%

Всего голосов 5: ↑5 и ↓0 +5
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Про отечественных разработчиков ПЛИС я только однажды слышал на одном форуме. Там речь была про ОАО «КТЦ „ЭЛЕКТРОНИКА“ г.Воронеж и их продукцию 5576ХС1Т, 5576ХС1Т1, 5576ХС2Т, 5576ХС3Т, 5576ХС4Т. Являются функциональными аналогами Altera. Для целей „попробовать“ это дорого. В принципе, я думаю, что знания в области разработки устройств с применением ПЛИС более-менее универсальные и разработчик хоть и без особого желания, но сможет перейти с Altera на Xilinx (и наоборот) или на что-то другое. Мультиклеты я не изучал, и не могу сказать, какое они имеют отношение к ПЛИС.
По поводу мигания светодиодиками — на этих выходных решил сделать небольшой проект и уложиться в „пару вечеров“. Сейчас готовлю статью и скоро можно будет поглядеть, что из этого вышло.

Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Мультиклет к ПЛИС не имеет никакого отношения. Но его, наверное, как и любой другой процессор, можно реализовать в ПЛИС, правда очень коряво и медленно.
А российские ПЛИС существуют только для военных, причем даже они пытаются использовать импорт там, где это возможно. Если вы не военный, то смело считайте, что российских ПЛИС не существует в природе.

Всего голосов 3: ↑3 и ↓0 +3
Ответить Добавить в закладки Ещё

За тот недолгий срок, что я работал программистом для FPGA, я твердо запомнил — никаких асинхронных элементов в ПЛИС. Лучше сделать чуть сложнее синхронную схему, чем потом все развалится.

Всего голосов 5: ↑5 и ↓0 +5
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Вы правы. Но иногда приходится делать что-то асинхронно. И надо себе отдавать полный отчет к чему это может привести — при очередной разводке может что-то куда-то уползти. А искать, понять и осознать что именно произошло, особенно если проект немаленький — ох это сколько порой времени может уйти. Поэтому такие линии надо ставить на временной контроль и после разводки обязательно проверять времянку.

Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

А Вы не могли бы, пожалуйста, привести пример, когда действительно «приходится», т.е. без асинхронщины никак? У меня с ходу не получается такое придумать, но у меня совершенно минорный опыт.

Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Применение асинхронности оправдывается там, где нужна скорость и минимальные задержки.

В одном ТЗ меня сильно зажали по времени — сигнал со входа сразу должен был выдаваться на выход и под ним уже должны были быть данные. Данные-то я, понятно дело, готовил заранее и потом из небольшого буфера выдавал, но у меня не было возможности впихнуть выходной регистр на входной управляющий сигнал, т.к. работал на частоте, которая не могла обеспечить маленькую задержку. В результате он откуда-то выходил (вне моей схемы), я его ещё пару раз считывал (растягивал по схеме) и выдавал куда-то далее (хлопался он там где-то близко регистром или нет?) — вот и представьте какая длина у этой линии в ПЛИСе? Но это уже головная боль была у того, кто весь поект собирал. Наверное не от хорошей жизни так решили делать.

А вот когда я проект собирал. Возник казус с стыком отлаженных схем. Одна схема опрашивала две другие. Один сигнал управления (выбор схемы), второй — запрос готовности. А результат опроса уже анализировался на следюущем такте, т.е. сигнал-то еще надо было развести между двумя другими. Ну да, не продуман был стык. Схемы уже отлажены, никто не горит желанием переделывать) Поставил асинхронный мультиплексор и навесил на него временные ограничения благо частота была небольшая и там запас был хороший.

Всего голосов 1: ↑1 и ↓0 +1
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Асинхронность оправдана только там, где физически без нее не обойтись — перевод сигнала между двумя асинхронными тактовыми сигналами. Во всех остальных случаях это равносильно ужину при свечах на бочке с порохом. У нас индусы умудрились зарелизить асинхронный контроллер. В результате одна микросхема заработала, а вторая нет. После чего я их заставил передать все на кондовую синхронную логику. Ну желающие рискнуть оптимисты всегда найдутся, но я бы не рекомендовал. Если не хватает скорости тактового сигнала — значит синхронизацию нужно делать более быстрым тактовым сигналом.

Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Проблема упирается в то, что не всегда в наличии присутствует желаемый набор тактов. Иногда можно себе встроенными DCM более высокую частоту сделать и на ней отработать. Перевод сигнала на высокую, перевод на низкую — в конечном счете каждый случай индивидуален и рассматривается есть ли в этом смысл вообще. Но у меня в некоторых проектах, например, запрещено использовать блоки DCM. Т.е. вот есть у тебя такты — вот на них и работать, счётчиком дели и т.д. Если кто-то где-то недодумал, то приходиться крутиться. На раннем этапе разработки, конечно, лучше заставить переделать.

Я бы не стал возводить синхронную работу схемы в безоговорочный принцип. Есть вещи, где некритичны задержки и допустима асинхронная схема. Просто разработчик должен понимать что это может за собой повлечь. И если есть возможность сделать всё по тактам — лучше делать по тактам)

Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Проблема-то не только в задержках. Проблема еще в том, что асинхронная схема подразумевает использование комбинационных сигналов для упраления другими частями схемы. Это подразумевает, что разработчик обязан обеспечить отсутствие паразитных импульсов на выходе таких комбинационных схем (простейший пример: нарисуйте схему двухвходового мультиплексора на элементах И-ИЛИ-НЕ с ненулевыми задержками элементов, и вы увидите, что когда оба его входа данных равны единице, то при переключении с одного на второй на выходе на некоторое время установится ноль). Но только в ПЛИСах комбинационная логика реализуется на LUT-ах, а в даташитах написано, что отсутствие паразитных импульсов на выходе LUT-ов не гарантируется.

Всего голосов 2: ↑2 и ↓0 +2
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Справедливое замечание. Я правда на практике никогда не сталкивался с подобным проявлением помех внутри ПЛИСа.

Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё

Интересно было бы услышать про сравнение Verilog и VHDL для практических применений, в реальных проектах

Всего голосов 3: ↑3 и ↓0 +3
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий
Мне тоже интересно, но я пока не изучал VHDL.
Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

А чего тут сравнивать? Примерно 95% коммерческих разработчиков IP (начиная с ARM) используют Verilog. А они, смею вас уверить, не враги сами себе.

Всего голосов 3: ↑3 и ↓0 +3
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

VHDL, походу, начинает потихоньку умирать. Косвенное подтверждение тому отсутствие развитие этого языка в отличие от Veriloga. Я сам почти 20 лет назад начинал с VHDL, но уже как лет 8 его не использую — Verilog намного удобнее. Правда есть один момент неприятный — я люблю этот вопрос на собеседованиях задавать: вообще говоря, по стандарту Verilog-2001, нельзя использовать в процессе сигнал, заданный в списке чувствительности процесса. Таким образом Verilog «страхует» вас от намерения переползти в несинхронщину. А VHDL — позволяет, типа охота вам несинхронную схему городить — ну и городите.

А в целом, моё мнение, что VHDL, что Verilog себя изжили: слишком низкоуровневые. За языками типа SystemC будущее!

Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Есть мнение, что языки типа SystemC были неудачным экспериментом, потому что за много лет так по-настоящему и не прижились и даже начали потихоньку умирать.
А Verilog живет, процветает и обвешивается расширениями, тем же SystemVerilog кстати.

Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Это SystemC-то отмирает?! Особенно с учётом того, что Xilinx чуть ли уже не основным языком его в Vivado сделал?!
А SystemVerilog абсолютно ничего нового не добавляет к последней версии Veriloga в плане синтеза. Verilog'и, VHDL'и и прочие AHDL'и себя изжили. Они были хорошы пока ПЛИСины были относительно маленькие и многие ещё мыслили категориями 155ой серии. Сейчас писанина навороченных систем обработки сигналов на том же убогом Верилоге приводит к тому, что вы занимаетесь ловлей блох в виде разъехавшихся тактов вместо того, что бы сосредоточится собственно на воплощении алгоритмов. Для плисоводов «от сохи», для которых плисоводство — это самоцель, проблем нет. Но для остальных это — проблема.

Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Verilog, SystemVerilog (и SystemC) не только при разработке ПЛИС используется, но и при разработке ASIC тоже.
Вот, кстати, довольно профессиональное мнение по этому поводу от человека, имевшего отношение в том числе к разработке таких языков:
panchul.livejournal.com/473865.html

Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий
Ой, я вас умоляю! Вот только Панчула тут не хватало! Этот товарищ только пиарится хорошо научился!
Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Судя по тому, что именно на этой теме его стартап заработал какие-то чувствительные деньги — не только пиариться.
Я бы, если вы считаете, что Панчул тут не прав, с удовольствием почитал какие-то внятные аргументы против сказанного в его посте.

Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё

Наверное, это дело вкуса / привычки, но я изучал Verilog и VHDL примерно в одинаковом объёме, и для синтеза VHDL мне понравился намного больше. Мне кажется, что он проще, понятнее, предсказуемее и даёт меньше возможностей выстрелить себе в ногу. В Verilog большое несинтезируемое подмножество, и много синтаксического сахара. Много всяких нюансов надо держать в голове. Зато для верификации он, возможно, и проще (а есть ещё System Verilog для высокоуровневой верификации).

Всего голосов 1: ↑1 и ↓0 +1
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий
Пожалуй, стоит попробовать VHDL, потому что я тоже не любитель держать нюансы в голове.
Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Я как-то дома себе делал на ПЛИСе платку к компьютеру. Если интересно — посмотрите статью, в ней приведена программа на VHDL, привязанная к конкретному, совсем простому, устройству.

Всего голосов 1: ↑1 и ↓0 +1
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Как-то я озадачился такой трактовкой. В плане несинтезируемой части VHDL куда богаче (чем просто Verilog, SystemVerilog в свою очередь еще навороченней), равно как и куда многословнее. В то же самое время он выглядит более логичным в рамках общего набора конструкций /личное мнение/ и является более надежным за счет строгой типизации данных.
Плюс верилога — лаконичность (кроме бесящего begin — end) и возможность стрелять в ногу под любым углом (если есть на то необходимость).

Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий
Не только строгая типизация. В VHDL ещё можно свои типы делать!)
Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий
Это да. Можно троллить вериложников типом fixed_point произвольной разрядности 😉
Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё

С интересом и упоением прочитал первые абзацы проповеди во славу ПЛИСоведения. Однако, в конце третьего абзаца, я неожиданно увидел влияние тлетворных сил! Призываю тебя автор — вернись на путь истинный! Отрекись от соблазнов быстрого написания и короткого кода. Трудолюбием, терпением и прилежностью проторишь ты себе дорогу к твоему будущему, вернувшись в лоно строгой типизации и контроля кода. Да будет ласкать твой взгляд красивый и гармоничный код VHDL!

Всего голосов 4: ↑4 и ↓0 +4
Ответить Добавить в закладки Ещё

Не разобраны самые типичные ошибки новичков (множество вложенных if, например) и почему их стоит избегать.

Лично у меня впечатление от общения с ПЛИС совершенно противоположное — если можно обойтись без них, то лучше обойтись. С этими корявыми языками (Verilog/VHDL) с ещё более корявыми синтезаторами, этой области, которая пропитана проприетарщиной и всеми её пороками до мозга костей, лучше избегать.

Всего голосов 5: ↑5 и ↓0 +5
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий
Я не сталкивался проблемой вложенных IF, расскажите подробнее.
Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Приведу скрины презентации Xilinx:
imgur.com/qnYFjwU
imgur.com/JscvPeU
imgur.com/nTGyoWa

P.S. вставить по-нормальному карма не позволяет

Всего голосов 2: ↑2 и ↓0 +2
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий
перезалил слайды



Однако, хотелось бы понять, как люди приходят к такой ошибке? Какую логику они хотели получить, создавая такую конструкцию? Просто, глядя код на этих elseif, в общем-то понятно, что описанный приоритет будет реализован именно такой цепочкой мультиплексоров.

Комментарий пока не оценивали 0
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Вы предпочитаете пользоваться готовыми микросхемами, которые с использованием «корявых языков, еще более корявых синтезаторов, проприетарщины и всех ее пороков» разработали другие люди?

Всего голосов 1: ↑1 и ↓0 +1
Ответить Добавить в закладки Ещё
Показать предыдущий комментарий

Да. Потому что эти микросхемы доведены до нормального состояния. Они работают как описано (да, бывает неопределённое поведение, бывают даже аппаратные баги, но очень редко). И лично мне не придётся мучиться с тем, с чем уже намучились инженеры Intel, ST Microelectronics, Texas Instruments и т.д.

Усли же каждый у себя в гараже будет на ПЛИС клепать, то качество этих изделий будет… понятно какое. К тому же это удар по экосистеме — когда ты делаешь свою схему с нуля даже без софт процессора (а если и с ним, то кастомной архитектуры), то ты становишься оторван от всего богатства уже написанного кода, который можно было бы применить. Скажете, что можно будет использовать IP-ядра и делать их самим? Пока область IP-ядер находится в зачаточном состоянии. И видели бы вы, например, Memory Interface Generator (позволяющий реализовать контроллер памяти DDR1/2/3 и др.) или ядро 10 Gigabit Ethernet Mac от Xilinx — там столько всего гвоздями прибито не просто под ПЛИС конкретного производителя, а под конкретное семейство.

Добавить комментарий

Ваш адрес email не будет опубликован. Обязательные поля помечены *